Wednesday, June 9, 2021

Taks 8 " Latches, flip-flop, dan Pewaktu"

Definisi latches : Output dari latch tergantung pada inputnya saat ini dan pada on

keluaran sebelumnya dan perubahan statusnya dapat terjadi kapan saja

ketika inputnya berubah

S-R (Set Reset) Latch


Gated S-R Latch


Gated D Latch


S-R Latch : Active-HIGH Input S-R Latch


S-R Latch : Active-LOW Input S-R Latch


The Gated S-R Latch

Kait berpagar memerlukan input Aktifkan, EN (G juga digunakan untuk menetapkan input aktif). Input S dan R mengontrol status ke mana gerendel akan berjalan saat level TINGGI diterapkan ke input EN. Kait tidak akan berubah sampai EN TINGGI.


Truth Table for Gated S-R Latch


The Gated D Latch

Hanya memiliki satu input selain EN. Masukan ini disebut masukan D (data).

Ketika input D HIGH dan input EN HIGH, kait akan SET.


Ketika input D LOW dan EN HIGH, kait akan RESET.


Cara lain, output Q mengikuti input D ketika EN TINGGI



Edge-Triggered Flip-Flops

Edge-triggered S-R flip-flop


Edge-triggered D flip-flop


Edge-triggered J-K flip flop

The Edge-Triggered S-R Flip-Flop

Input S dan R flip-flop SR disebut input sinkron karena data pada input ini ditransfer ke output flip-flop hanya pada tepi pemicu pulsa clock.


The Edge-Triggered D Flip-Flop

Flip-flop D berguna ketika satu bit data (1 atau 0) akan disimpan.


The Edge-Triggered J-K Flip-Flop

Flip-flop JK bersifat serbaguna dan merupakan jenis flip-flop yang banyak digunakan. Perbedaannya adalah bahwa flip-flop J-K tidak memiliki status yang tidak valid seperti halnya flip-flop S-R.


Flip-Flop Applications

Parallel Data Storage


Frequency Division


Counting

Parallel Data Storage

Persyaratan umum dalam sistem digital adalah untuk menyimpan beberapa bit data dari garis paralel secara bersamaan dalam sekelompok flip-flop.


Frequency Division


Counting


The 555 Timer

Monostable (one-shot) operation


Astable Operation


Sumber :





No comments:

Post a Comment

UAS_SitiNamiraN_1803015122

 UAS Siti Namira Nurulita 1803015122 Sumber